Telegram Group Search
Taksuntech.ir
* شرکت AMD Xilinx روی FPGA های بهینه شده از لحاظ هزینه با نام Spartan UltraScale+ FPGA کار میکند و به زودی منتشر خواهد شد : With the introduction of the Spartan UltraScale+ family, AMD will enable designers to: *Build Future-Proof Products: With upgraded…
شرکت AMD سری Spartan Ultrascale+ را معرفی کرد:

AMD has announced the next generation FPGA "Spartan Ultrascale+" series. This is the 6th generation product in the Spartan series. Silicon samples and evaluation kits are scheduled to be available in the first half of 2025, tools are available in the fourth quarter of 2024, and documentation is already available.

لینک این سری از تراشه ها :
https://www.xilinx.com/products/silicon-devices/fpga/spartan-ultrascale-plus.html
Selection Guide Doc:
https://docs.xilinx.com/v/u/en-US/ultrascale-plus-fpga-product-selection-guide
برخی نکات برجسته ی این سری:
https://twitter.com/jangray/status/1765026688550027379

@Taksuntec
Forwarded from Аlireza Navaei
⚡️ فروشگاه طهران آداپتور، عمده فروش آداپتور و پاورسوئیچینگ در تهران اند.
💡لیست قیمت روزانه محصولات در کانال
🔸️مناسب برای همکاران دوربین مداربسته ،لاینر نوری و الکتریکی ها.

📣 کانال تلگرام:
🔗 https://www.tg-me.com/TehranAdabtor

📣کانال ایتا:
🔗 https://eitaa.com/TehranAdabtor

📣کانال واتساپ:
🔗 https://chat.whatsapp.com/Ldg14k92bshFTd7JZtZuQC
Media is too big
VIEW IN TELEGRAM
توضیحات کوتاهی از سیگنال GND و آنالوگ
مشاهده در آپارات

@Taksuntec
Taksuntech.ir
This media is not supported in your browser
VIEW IN TELEGRAM
نوروز شاید همون روزیه که قراره تمام برنامه ریزی هامون رو اجرا کنیم. و این سال نو با برنامه ریزی ، پشتکار و امید انشالله پر از برکت و موفقیت برای تلاشگران باشه
taksuntech.ir
@taksuntec
#چالش_طراحی
الان که تعطیلات هست و وقت بیش اومده، چالش طراحی رو ادمه بدیم.
دوستانی که دوست داشتن در پروژه مشارکت کنن. لطف داشتن و در گیت هاب فالو کردن. فالو کردن خیلی برای ادامه کار مفید نیست. باید درخواست مشارکت در پروژه بفرستین تا من اکسپت کنم و بتونین در پروژه مشارکت کنین.
لطفا درخواست مشارکت در گروه برنامه نویسی پرژه بفرستین در گیت هاب.
البته یه راه دیگه هم اینکه از پروژه fork بگیرین و جداگانه پروژه رو پیش ببرین و بعد درخواست merge بفرستین. این مدل فکر میکنم برای تیم های برنامه نویسی بزرگ و یا جدا مناسب باشه.
اگر نتونستین در خواست مشارکت در تیم برنامه نویسی بفرستین در گیت هاب لطفا id گیت هاب خودت رو برام بفرستین تا خودم دستی شما رو به تیم برنامه نویسی اضافه کنم.
Media is too big
VIEW IN TELEGRAM
همش از کار فرما دفاع نکنیم. از کار فرماهای بد بد هم بگیم.
@taksuntec
Media is too big
VIEW IN TELEGRAM
پایه های ورودی خروجی و سیگنال inOut
@taksuntec
در ادمه #چالش_طراحی طراحی یه قدم جلو تر رفتم و ip بخش pl رو یه کد اولیه نوشتم.
توضیحات ip در این اینک آپارات قرار دادم
https://www.aparat.com/v/6hA9Z

کد های این ipcore هم در این لینک گیت هاب قرار داره
https://github.com/alghasi/AXI_PWM_DAC
در این کد یه ipcore ساخته شده
پورت های axi lite و axis براش درنظر گرفته شده. یه کد vhdl بسیار کوچیک هم برای pwm و هم برای axis نوشته شده. شبیه سازی هم اوکی بود.
سعی کردم در ساده ترین حد ممکن فقط در چند خط pwm و axis رو به کد axi lite که به صورت تمپلیت xilinx نوشته اضافه کنم.
انشالله در روز های آتی کد رو به dma و fifo و ps وصل میکنیم و تست میگیریم
Media is too big
VIEW IN TELEGRAM
یه راه ساده تر برای استفاده از سیگنال های gpio و iobuffer
@taksuntec
Taksuntech.ir
2024/03/29 00:00:31
Back to Top
HTML Embed Code: